Поддерживаем талантливых студентов обособленных структурных подразелений НИЯУ МИФИ
Победители получат возможность поехать в Сириус для участия в зимней недельной образовательной программе
Конкурсный отбор реализуется в рамках направления «Цифровой мир» программы «Развитие НИЯУ МИФИ во взаимодействии с Госкорпорацией «Росатом» до 2030 года»
Список победителей
Науменко А. Р.
Дерябина А. В.
Лебедева Я. В.
Крохин В. А.
Долгачев В. А.
Гейнц А. М.
Юмагуев В. И.
Гречушкин И. Е.
Валов М. В.
Анциферов М. М.
Михеев Р. И.
Крылов А. А.
Годов А. В.
Висков С. П.
Домнин И. А.
Корнилов К. В.
Самойлов К. А.
Прокофьев Н. С.
Денисов И. В.
Нагорнов А. А.
Таймлайн
до 12.11.2024 Подача заявок
30.05.2023-31.05.2023
Публикация перечня участников, допущенных к собеседованию
01.06.2023-04.06.2023
Собеседования с финалистами в дистанционном формате
05.06.2023-07.06.2023
Подведение итогов
10.07.2023-16.07.2023
Участие победителей в образовательной программе
Условия участия
В Конкурсе могут принять участие студенты бакалавриата, специалитета и магистратуры, обучающиеся в обособленных структурных подразделениях НИЯУ МИФИ на очном отделении. К участию в Конкурсе не допускаются студенты, имеющие академическую задолженность, а также студенты, имеющие не снятые дисциплинарные взыскания по состоянию на 11 октября 2024 года.
Статус студента
Достижения
О программе
К участию приглашаются студенты бакалавриата, магистратуры и специалитета следующих обособленных структурных подразделений НИЯУ МИФИ:
1. Обнинский институт атомной энергетики НИЯУ МИФИ (ИАТЭ НИЯУ МИФИ) 2. Озерский технологический институт НИЯУ МИФИ (ОТИ НИЯУ МИФИ) 3. Трехгорный технологический институт НИЯУ МИФИ (ТТИ НИЯУ МИФИ) 4. Технологический институт НИЯУ МИФИ г. Лесной (ТИ НИЯУ МИФИ) 5. Северский технологический институт НИЯУ МИФИ (СТИ НИЯУ МИФИ) 6. Саровский физико-технический институт НИЯУ МИФИ (СарФТИ НИЯУ МИФИ) 7. Снежинский физико-технический институт НИЯУ МИФИ (СФТИ НИЯУ МИФИ) 8. Волгодонский инженерно-технический институт НИЯУ МИФИ (ВИТИ НИЯУ МИФИ) 9. Новоуральский технологический институт НИЯУ МИФИ (НТИ НИЯУ МИФИ) 10. Димитровградский инженерно-технологический институт НИЯУ МИФИ (ДИТИ НИЯУ МИФИ) 11. Балаковский инженерно-технологический институт НИЯУ МИФИ (БИТИ НИЯУ МИФИ)
Категория достижений, с которым можно принять участие в конкурсе:
Академические достижения:
Олимпиады, интеллектуальные соревнования, конкурсы профессионального мастерства и тд.
Свидетельство или патент на изобретение, охранный документ на результат интеллектуальной деятельности.
Подтверждающие документы: свидетельство/патент для полученных патентов и свидетельств. Скриншот официальной публикации на портале ФИПС, включающий описание и URL адрес.
Грант на выполнение научно-исследовательской работы.
Подтверждающие документы: приказ, официальный документ от выдавшей грант организации, подтверждающей получение гранта на выполнение научно-исследовательской работы.
Статьи в научном реферируемом издании.
Подтверждающие документы: копия опубликованной статьи в научном реферируемом издании, подтверждение вхождения статьи в указанную базу данных.
Опубликованные доклады, тезисы в материалах конференции.
Подтверждающие документы: копия опубликованных докладов, тезисов в материалах конференции, подтверждение вхождения докладов, тезисов в указанную базу данных.
Участие в научных конференциях, семинарах, выставках с докладом, экспонатом.
Подтверждающие документы: грамота, диплом, благодарность, официальный документ с подписью, подтверждающий участие в научной конференции, семинаре, выставке с докладом, экспонатом.
Награды за научно-исследовательскую деятельность.
Подтверждающие документы: награда (медаль, благодарность, грамота), приказ или другой официальный документ, подтверждающий наличие награды за научно-исследовательскую деятельность.
Курс "Проектирование процессора с архитектурой RISC-V"
Описание курса-интенсива «Проектирование процессора с архитектурой RISC-V»:
Курс предназначен для студентов, желающих углубить знания в области проектирования цифровых устройств, приобрести навыки работы с ПЛИС и изнутри изучить микропроцессорную архитектуру RISC-V. Первые занятия будут посвящены изучению языка SystemVerilog и маршруту проектирования в САПР Intel Quartus или Xilinx Vivado (В зависимости от того, какие платы у нас будут в наличии). Для практического освоения и закрепления полученных навыков выполняется ряд простых лабораторных работ.
Далее обучающиеся познакомятся с архитектурой RISC-V. Будет рассмотрена система команд процессора, его основные функциональные блоки и их взаимодействие. Проектирование процессора начнётся с разработки АЛУ (арифметико-логического устройства), этот блок отвечает за выполнение всех арифметических команд в процессоре. После чего выполняется разработка устройства управления и элементов памяти процессора. Завершается разработка процессора его тестированием (верификацией) с применением методологии UVM.
После прохождения курса вы сможете добавит себе в резюме такие навыки: - Знание языка описания аппаратуры SystemVerilog. - Навыки разработки тестов по методологии UVM. - Опыт работы с FPGA (это ПЛИС на английском) и СПАР Intel Quartus или Xilinx Vivado. - Знание микроархитектуры процессора RISC-V.
Требования к обучающимся для курса-интенсива «Проектирование процессора с архитектурой RISC-V»: Для успешного усвоения материалов и прохождения курса к обучающим предъявляется требование наличия ряда знаний и навыков.
Математические основы ЭВМ:
Системы счисления – двоичная, десятичная, шестнадцатеричная. Перевод между системами счисления.
Представление чисел в прямом, обратном и дополнительном кодах.
Арифметические операции в двоичной системе счисления – сложение, вычитание, умножение.
Функции алгебры логики – формы задания, минимизация ФАЛ.
Языки:
Знание языков программирования Си/С++ или любого другого си-подобного языка на уровне понимания и умения использовать таких базовых понятий, как: переменные, функции, структуры, операторы.
Схемотехнические основы ЭВМ:
Комбинационные схемы - минимизация, карты Карно. Временные параметры комбинационных схем.
Мультиплексоры, дешифраторы, сумматоры – назначение и принцип работы.
Последовательностные схемы – триггер, счетчики, регистры. Временные параметры последовательностных схем. Сигнал синхронизации – частота и период.
Память. Организация, адресация.
По организационным вопросам: AGBorodina@mephi.ru
Остались вопросы?
Сообщите нам о своем вопросе в Telegram-боте – мы свяжемся с вами!